parametroa:
parametroaren izena | atributuaren balioa |
Rohs ziurtagiria al dago? | betetzen du |
Izen komertzialak | XILINX (Xilinx) |
Iritsi betetze-kodera | compli |
ECCN kodea | 3A991.D |
erlojuaren maiztasun maximoa | 667 MHz |
JESD-30 kodea | S-PBGA-B484 |
JESD-609 kodea | e1 |
Hezetasun-sentsibilitate maila | 3 |
sarrera kopurua | 338 |
Unitate logikoen kopurua | 147443 |
Irteera denborak | 338 |
Terminal kopurua | 484 |
Paketearen gorputzaren materiala | PLASTIKOA/EPOXIA |
paketearen kodea | FBGA |
Kode baliokidea kapsulatu | BGA484,22X22,32 |
Pakete forma | KARRATU |
Pakete formularioa | GRID ARRAY, PITCH FIN |
Berresteko tenperatura maximoa (Celsius) | 260 |
energia hornidura | 1.2,1.2/3.3,2.5/3.3 V |
Logika Mota Programagarria | EREMU PROGRAMAGARRIA ATE ARRAY |
Ziurtagiriaren egoera | Ez dago kualifikatua |
gainazaleko muntaia | BAI |
teknologia | CMOS |
Azalera terminala | ZILARREZKO KOBREA |
Terminal forma | PILOTA |
Terminaleko zelaia | 0,8 mm |
Terminalaren kokapena | BEHEKOA |
Gehienezko denbora errefluxu tenperatura gailurrean | 30 |
Deskribapen orokorra:
Xilinx® 7 serieko FPGAek sistemaren eskakizunen sorta osoa betetzen duten lau FPGA familiak osatzen dute, kostu baxutik, forma-faktore txikietatik,
kostu-sentikorrak, bolumen handiko aplikazioak goi-mailako konektibitate banda-zabalera, gaitasun logikoa eta seinalea prozesatzeko ahalmen zorrotzenentzat.
errendimendu handiko aplikazioak.7 serieko FPGAak honako hauek dira:
• Spartan®-7 Familia: kostu baxurako, potentzia baxuenerako eta altuerako optimizatua
I/O errendimendua.Kostu baxuko forma-faktore oso txikian eskuragarri dago
PCB aztarna txikienerako bilketa.
• Artix®-7 Familia: seriea behar duten potentzia baxuko aplikazioetarako optimizatua
transceptores eta DSP eta errendimendu logiko handia.Txikiena ematen du
guztizko material-faktura kostua errendimendu handiko, kostu-sentikorra
aplikazioak.
• Kintex®-7 Familia: prezio-errendimendu onena lortzeko optimizatua 2X batekin
hobekuntza aurreko belaunaldiarekin alderatuta, klase berri bat ahalbidetuz
FPGAen.
• Virtex®-7 Familia: sistemaren errendimendu handienerako optimizatua eta
ahalmena sistemaren errendimenduan 2 aldiz hobetzearekin.Altuena
siliziozko interkonexio pilatutako (SSI) bidez gaitutako gaitasun gailuak
teknologia.
Punta-puntako, errendimendu handiko, potentzia baxuko (HPL), 28 nm, goi-k metalezko atea (HKMG) prozesu-teknologia batean eraikia, 7 serieko FPGAek aukera ematen dute.
Sistemaren errendimenduaren gorakada paregabea I/O banda-zabalera 2,9 Tb/s, 2 milioi zelula logikoko edukiera eta 5,3 TMAC/s DSP, %50 gutxiago kontsumitzen duen bitartean.
aurreko belaunaldiko gailuek baino potentzia, ASSP eta ASICen alternatiba guztiz programagarria eskaintzeko.
7 Series FPGA Ezaugarrien laburpena
• Errendimendu handiko FPGA logika aurreratua 6 sarrerako itxura errealean oinarrituta
up table (LUT) teknologia banatutako memoria gisa konfiguragarria.
• 36 Kb-ko ataka bikoitzeko RAM blokea FIFO logika integratua txiparen datuetarako
buffering.
• Errendimendu handiko SelectIO™ teknologia DDR3rako laguntzarekin
1.866 Mb/s arteko interfazeak.
• Abiadura handiko serie-konektibitatea, gigabit anitzeko transmisore-hartzaileekin
600 Mb/s-tik gehienez.6,6 Gb/s-ko 28,05 Gb/s arteko tarifak, a
potentzia baxuko modu berezia, chip-to-chip interfazeetarako optimizatua.
• Erabiltzaileak konfiguratzeko interfaze analogikoa (XADC), duala barne
12 biteko 1MSPS analogiko-digital bihurgailuak txip termikoarekin eta
hornidura-sentsoreak.
• DSP xerrak 25 x 18 biderkagailuarekin, 48 biteko metagailuarekin eta gehigarriarekin
errendimendu handiko iragazketarako, simetriko optimizatua barne
koefizienteen iragazketa.
• Erlojuaren kudeaketarako fitxa indartsuak (CMT), fase blokeatuak konbinatuz
begizta (PLL) eta modu mistoko erloju-kudeatzailea (MMCM) blokeak altuetarako
zehaztasuna eta jitter txikia.
• Azkar zabaldu txertatutako prozesamendua MicroBlaze™ prozesadorearekin.
• PCI Express®-rako (PCIe) bloke integratua, x8 Gen3rako
Endpoint eta Root Port diseinuak.
• Konfigurazio-aukera ugari, euskarria barne
salgaien memoriak, 256 biteko AES enkriptatzea HMAC/SHA-256-rekin
autentifikazioa eta SEU detekzio eta zuzenketa integratua.
• Kostu baxua, alanbre-lotura, txipa irauli gabea eta seinalearen osotasun handiko iraulketa
txip bilketa familiako kideen artean migrazio erraza eskaintzen duena
pakete bera.Pakete guztiak eskuragarri daude Pb-free eta hautatuta
paketeak Pb aukeran.
• Errendimendu handiko eta potentzia txikienerako diseinatua 28 nm-rekin,
HKMG, HPL prozesua, 1.0V core tentsio prozesuen teknologia eta
0.9V core tentsio aukera are potentzia txikiagoa lortzeko.